VCVTPH2PSX - ConVerT Packed Half to Packed Single X

FP16 -> float

VCVTPH2PSX xmm1{k1}{z}, xmm2/m64/m16bcst    (V5+FP16+VL
__m128 _mm_cvtxph_ps(__m128h a)
__m128 _mm_mask_cvtxph_ps(__m128 s, __mmask8 k, __m128h a)
__m128 _mm_maskz_cvtxph_ps(__mmask8 k, __m128h a)

VCVTPH2PSX ymm1{k1}{z}, xmm2/m128/m16bcst    (V5+FP16+VL
__m256 _mm256_cvtxph_ps(__m128h a)
__m256 _mm256_mask_cvtxph_ps(__m256 s, __mmask8 k, __m128h a)
__m256 _mm256_maskz_cvtxph_ps(__mmask8 k, __m128h a)

VCVTPH2PSX zmm1{k1}{z}, ymm2/m256/m16bcst{sae}    (V5+FP16
__m512 _mm512_cvtxph_ps(__m256h a)
__m512 _mm512_mask_cvtxph_ps(__m512 s, __mmask16 k, __m256h a)
__m512 _mm512_maskz_cvtxph_ps(__mmask16 k, __m256h a)
__m512 _mm512_cvtx_roundph_ps(__m256h a, int sae)
__m512 _mm512_mask_cvtx_roundph_ps(__m512 s, __mmask16 k, __m256h a, int sae)
__m512 _mm512_maskz_cvtx_roundph_ps(__mmask16 k, __m256h a, int sae)


x86/x64 SIMD Instruction List  Feedback